
<?xml version="1.0"?>
<feed xmlns="http://www.w3.org/2005/Atom" xml:lang="en">
		<id>http://armadeus.org/wiki/index.php?action=history&amp;feed=atom&amp;title=Trash_Fr%3AFPGA</id>
		<title>Trash Fr:FPGA - Revision history</title>
		<link rel="self" type="application/atom+xml" href="http://armadeus.org/wiki/index.php?action=history&amp;feed=atom&amp;title=Trash_Fr%3AFPGA"/>
		<link rel="alternate" type="text/html" href="http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;action=history"/>
		<updated>2026-04-05T16:43:30Z</updated>
		<subtitle>Revision history for this page on the wiki</subtitle>
		<generator>MediaWiki 1.26.3</generator>

	<entry>
		<id>http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=8450&amp;oldid=prev</id>
		<title>Salocin68: Fr:FPGA moved to Trash Fr:FPGA</title>
		<link rel="alternate" type="text/html" href="http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=8450&amp;oldid=prev"/>
				<updated>2010-08-01T18:55:05Z</updated>
		
		<summary type="html">&lt;p&gt;&lt;a href=&quot;/wiki/index.php?title=Fr:FPGA&quot; class=&quot;mw-redirect&quot; title=&quot;Fr:FPGA&quot;&gt;Fr:FPGA&lt;/a&gt; moved to &lt;a href=&quot;/wiki/index.php?title=Trash_Fr:FPGA&quot; title=&quot;Trash Fr:FPGA&quot;&gt;Trash Fr:FPGA&lt;/a&gt;&lt;/p&gt;
&lt;table class='diff diff-contentalign-left'&gt;
				&lt;tr style='vertical-align: top;' lang='en'&gt;
				&lt;td colspan='1' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;← Older revision&lt;/td&gt;
				&lt;td colspan='1' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;Revision as of 18:55, 1 August 2010&lt;/td&gt;
				&lt;/tr&gt;&lt;tr&gt;&lt;td colspan='2' style='text-align: center;' lang='en'&gt;&lt;div class=&quot;mw-diff-empty&quot;&gt;(No difference)&lt;/div&gt;
&lt;/td&gt;&lt;/tr&gt;&lt;/table&gt;</summary>
		<author><name>Salocin68</name></author>	</entry>

	<entry>
		<id>http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=2284&amp;oldid=prev</id>
		<title>CedricZ at 15:39, 2 April 2007</title>
		<link rel="alternate" type="text/html" href="http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=2284&amp;oldid=prev"/>
				<updated>2007-04-02T15:39:58Z</updated>
		
		<summary type="html">&lt;p&gt;&lt;/p&gt;
&lt;table class='diff diff-contentalign-left'&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;tr style='vertical-align: top;' lang='en'&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;← Older revision&lt;/td&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;Revision as of 15:39, 2 April 2007&lt;/td&gt;
				&lt;/tr&gt;&lt;tr&gt;&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot; id=&quot;mw-diff-left-l20&quot; &gt;Line 20:&lt;/td&gt;
&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot;&gt;Line 20:&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;==Environment de développement Firmware pour Armadeus==&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;==Environment de développement Firmware pour Armadeus==&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Outil de développement===&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Outil de développement===&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;−&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #ffe49c; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;Pour développer pour le FPGA, vous avez du Xilinx ISE WebPack. Il peut être téléchargé depuis la page d'accueil de Xilinx [http://www.xilinx.com/ise/logic_design_prod/webpack.htm]. Le WebPack contient tout ce dont vous avez besoin pour implémenter un design pour le FPGA sur l'APF9328: Editeur, Synthétiseur, Mappeur, Outil de Placement et Routage, Générateur de Bitstream, et les outils pour charger la configuration dans un FPGA.&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;Pour développer pour le FPGA, vous avez &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;besoin &lt;/ins&gt;du Xilinx ISE WebPack. Il peut être téléchargé depuis la page d'accueil de Xilinx [http://www.xilinx.com/ise/logic_design_prod/webpack.htm]. Le WebPack contient tout ce dont vous avez besoin pour implémenter un design pour le FPGA sur l'APF9328: Editeur, Synthétiseur, Mappeur, Outil de Placement et Routage, Générateur de Bitstream, et les outils pour charger la configuration dans un FPGA.&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;[[Installation de ISE sur Ubuntu Linux]]&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;[[Installation de ISE sur Ubuntu Linux]]&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;/table&gt;</summary>
		<author><name>CedricZ</name></author>	</entry>

	<entry>
		<id>http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=2205&amp;oldid=prev</id>
		<title>JulienB: /* Configurer le FPGA depuis Linux */</title>
		<link rel="alternate" type="text/html" href="http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=2205&amp;oldid=prev"/>
				<updated>2007-03-23T11:35:35Z</updated>
		
		<summary type="html">&lt;p&gt;‎&lt;span dir=&quot;auto&quot;&gt;&lt;span class=&quot;autocomment&quot;&gt;Configurer le FPGA depuis Linux&lt;/span&gt;&lt;/span&gt;&lt;/p&gt;
&lt;table class='diff diff-contentalign-left'&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;tr style='vertical-align: top;' lang='en'&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;← Older revision&lt;/td&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;Revision as of 11:35, 23 March 2007&lt;/td&gt;
				&lt;/tr&gt;&lt;tr&gt;&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot; id=&quot;mw-diff-left-l40&quot; &gt;Line 40:&lt;/td&gt;
&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot;&gt;Line 40:&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Configurer le FPGA depuis Linux===&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Configurer le FPGA depuis Linux===&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;−&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #ffe49c; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;del class=&quot;diffchange diffchange-inline&quot;&gt;Ce n&lt;/del&gt;'&lt;del class=&quot;diffchange diffchange-inline&quot;&gt;est pas encore possible&lt;/del&gt;.&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;Voir l&lt;/ins&gt;'&lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;outil fpgaloader&lt;/ins&gt;.&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td colspan=&quot;2&quot;&gt;&amp;#160;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&amp;#160;&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td colspan=&quot;2&quot;&gt;&amp;#160;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;==Liens==&lt;/ins&gt;&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td colspan=&quot;2&quot;&gt;&amp;#160;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;* http://www.fpga4fun.com/&lt;/ins&gt;&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;/table&gt;</summary>
		<author><name>JulienB</name></author>	</entry>

	<entry>
		<id>http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=2053&amp;oldid=prev</id>
		<title>NicolasA: /* Outil de développement */</title>
		<link rel="alternate" type="text/html" href="http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=2053&amp;oldid=prev"/>
				<updated>2007-02-02T18:32:14Z</updated>
		
		<summary type="html">&lt;p&gt;‎&lt;span dir=&quot;auto&quot;&gt;&lt;span class=&quot;autocomment&quot;&gt;Outil de développement&lt;/span&gt;&lt;/span&gt;&lt;/p&gt;
&lt;table class='diff diff-contentalign-left'&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;tr style='vertical-align: top;' lang='en'&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;← Older revision&lt;/td&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;Revision as of 18:32, 2 February 2007&lt;/td&gt;
				&lt;/tr&gt;&lt;tr&gt;&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot; id=&quot;mw-diff-left-l21&quot; &gt;Line 21:&lt;/td&gt;
&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot;&gt;Line 21:&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Outil de développement===&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Outil de développement===&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;Pour développer pour le FPGA, vous avez du Xilinx ISE WebPack. Il peut être téléchargé depuis la page d'accueil de Xilinx [http://www.xilinx.com/ise/logic_design_prod/webpack.htm]. Le WebPack contient tout ce dont vous avez besoin pour implémenter un design pour le FPGA sur l'APF9328: Editeur, Synthétiseur, Mappeur, Outil de Placement et Routage, Générateur de Bitstream, et les outils pour charger la configuration dans un FPGA.&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;Pour développer pour le FPGA, vous avez du Xilinx ISE WebPack. Il peut être téléchargé depuis la page d'accueil de Xilinx [http://www.xilinx.com/ise/logic_design_prod/webpack.htm]. Le WebPack contient tout ce dont vous avez besoin pour implémenter un design pour le FPGA sur l'APF9328: Editeur, Synthétiseur, Mappeur, Outil de Placement et Routage, Générateur de Bitstream, et les outils pour charger la configuration dans un FPGA.&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td colspan=&quot;2&quot;&gt;&amp;#160;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;ins style=&quot;font-weight: bold; text-decoration: none;&quot;&gt;&lt;/ins&gt;&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td colspan=&quot;2&quot;&gt;&amp;#160;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;ins style=&quot;font-weight: bold; text-decoration: none;&quot;&gt;[[Installation de ISE sur Ubuntu Linux]]&lt;/ins&gt;&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;Pour la simulation, Xilinx offre une version gratuite de ModelSim: ModelSim Xilinx Edition (MXE). Elle peut être téléchargée gratuitement sur la page d'accueil Xilinx [http://www.xilinx.com/ise/optional_prod/mxe.htm], mais un enregistrement est requis pour obtenir une license.&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;Pour la simulation, Xilinx offre une version gratuite de ModelSim: ModelSim Xilinx Edition (MXE). Elle peut être téléchargée gratuitement sur la page d'accueil Xilinx [http://www.xilinx.com/ise/optional_prod/mxe.htm], mais un enregistrement est requis pour obtenir une license.&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;/table&gt;</summary>
		<author><name>NicolasA</name></author>	</entry>

	<entry>
		<id>http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=1742&amp;oldid=prev</id>
		<title>NicolasA: /* Implémentation du Design */</title>
		<link rel="alternate" type="text/html" href="http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=1742&amp;oldid=prev"/>
				<updated>2006-12-07T19:33:28Z</updated>
		
		<summary type="html">&lt;p&gt;‎&lt;span dir=&quot;auto&quot;&gt;&lt;span class=&quot;autocomment&quot;&gt;Implémentation du Design&lt;/span&gt;&lt;/span&gt;&lt;/p&gt;
&lt;table class='diff diff-contentalign-left'&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;col class='diff-marker' /&gt;
				&lt;col class='diff-content' /&gt;
				&lt;tr style='vertical-align: top;' lang='en'&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;← Older revision&lt;/td&gt;
				&lt;td colspan='2' style=&quot;background-color: white; color:black; text-align: center;&quot;&gt;Revision as of 19:33, 7 December 2006&lt;/td&gt;
				&lt;/tr&gt;&lt;tr&gt;&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot; id=&quot;mw-diff-left-l25&quot; &gt;Line 25:&lt;/td&gt;
&lt;td colspan=&quot;2&quot; class=&quot;diff-lineno&quot;&gt;Line 25:&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Implémentation du Design===&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Implémentation du Design===&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;−&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #ffe49c; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;del class=&quot;diffchange diffchange-inline&quot;&gt;Implement your &lt;/del&gt;design &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;with the &lt;/del&gt;''ISE WebPack'' &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;software&lt;/del&gt;. &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;If you are new to &lt;/del&gt;VHDL, &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;the &lt;/del&gt;information &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;on &lt;/del&gt;[http://en.wikipedia.org/wiki/VHSIC_Hardware_Description_Language] &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;can give you a first idea&lt;/del&gt;. &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;Tutorials for the &lt;/del&gt;ISE &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;software can be downloaded from the &lt;/del&gt;Xilinx &lt;del class=&quot;diffchange diffchange-inline&quot;&gt;homepage &lt;/del&gt;[http://www.xilinx.com/support/techsup/tutorials]&lt;del class=&quot;diffchange diffchange-inline&quot;&gt;.&lt;/del&gt;&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;+&lt;/td&gt;&lt;td style=&quot;color:black; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #a3d3ff; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;&lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;Implémentez votre &lt;/ins&gt;design &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;avec le logiciel &lt;/ins&gt;''ISE WebPack'' &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;de Xilinx&lt;/ins&gt;. &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;Si vous débutez en développement &lt;/ins&gt;VHDL, &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;les &lt;/ins&gt;information &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;disponibles sur ce lien : &lt;/ins&gt;[http://en.wikipedia.org/wiki/VHSIC_Hardware_Description_Language] &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;peuvent vous donner une première idée&lt;/ins&gt;. &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;Des tutoriel pour &lt;/ins&gt;ISE &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;peuvent être téléchargés directement depuis le site internet de &lt;/ins&gt;Xilinx &lt;ins class=&quot;diffchange diffchange-inline&quot;&gt;: &lt;/ins&gt;[http://www.xilinx.com/support/techsup/tutorials]&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;tr&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Génération du Bitstream===&lt;/div&gt;&lt;/td&gt;&lt;td class='diff-marker'&gt;&amp;#160;&lt;/td&gt;&lt;td style=&quot;background-color: #f9f9f9; color: #333333; font-size: 88%; border-style: solid; border-width: 1px 1px 1px 4px; border-radius: 0.33em; border-color: #e6e6e6; vertical-align: top; white-space: pre-wrap;&quot;&gt;&lt;div&gt;===Génération du Bitstream===&lt;/div&gt;&lt;/td&gt;&lt;/tr&gt;
&lt;/table&gt;</summary>
		<author><name>NicolasA</name></author>	</entry>

	<entry>
		<id>http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=1593&amp;oldid=prev</id>
		<title>JulienB: First version</title>
		<link rel="alternate" type="text/html" href="http://armadeus.org/wiki/index.php?title=Trash_Fr:FPGA&amp;diff=1593&amp;oldid=prev"/>
				<updated>2006-10-29T13:24:22Z</updated>
		
		<summary type="html">&lt;p&gt;First version&lt;/p&gt;
&lt;p&gt;&lt;b&gt;New page&lt;/b&gt;&lt;/p&gt;&lt;div&gt;==FPGA sur l'APF9328==&lt;br /&gt;
La carte APF9328 peut être équipée en option avec un FPGA (Field Programmable Gate Array) Spartan-3 de chez Xilinx. Un FPGA est un composant numérique programmable. De nos jours, des circuits numériques complexes et des coeurs de microprocesseurs peuvent être implémentés dans des FPGAs. Pour plus d'informations: [http://en.wikipedia.org/wiki/FPGA]&lt;br /&gt;
&lt;br /&gt;
Le FPGA sur l'APF9328 est connecté au bus processeur de l'iMX et aux connecteurs d'extensions. Cela vous permet de développer vos propres périphériques (si ceux de l'iMX ne vous suffisent pas) et&lt;br /&gt;
de les implanter dans le FPGA. Le FPGA pouvant être reconfiguré à tout moment, il vous permet de remplacer les périphériques (ou une partie), si d'autres fonctionnalités sont nécessaires. Cela est même possible en cours d'éxécution !&lt;br /&gt;
&lt;br /&gt;
==Développement de Firmware pour le FPGA==&lt;br /&gt;
===Design numérique===&lt;br /&gt;
Les FPGAs sont des composants numériques assez complexes. Modern tools allow to describe the circuits to be implemented an abstract way, which makes it possible to manage the complexity. The trend for new tools is toward higher levels of abstraction in order to be able to manage even more coplex devices in future. Nevertheless, at least basic knowledge of digital circuits and gates is necessary to start designing firmware for FPGAs.&lt;br /&gt;
&lt;br /&gt;
===FPGA Design-Flow===&lt;br /&gt;
Le point de départ de l'implémentation est une description des fonctionnalités dans Language de Description Matériel (HDL en anglais). L'un des HDLs les plus utilisés est ''VHDL'' (Very High Speed Integrated Circuit Hardware Description Language). Les fichiers VHDL sont des fichiers texte standards et peuvent être édités dans n'importe quel éditeur. &lt;br /&gt;
&lt;br /&gt;
Cette description en VHDL du circuit peut être simulée afin d'en vérifier les fonctionnalités.&lt;br /&gt;
&lt;br /&gt;
Si tout est correctement simulé, un outil appelé ''synthétiseur'' est utilisé pour convertir la description HDL en une &amp;quot;hardware netlist&amp;quot;. Cette netlist est ''mappé'' sur la technologie FPGA. Après un ''Placement Routage'' et la ''génération d'un bitstream'', un fichier de configuration pour le FPGA est créé (''bitfile'').&lt;br /&gt;
&lt;br /&gt;
Pour plus d'informations sur le VHDL et le flôt de desing, consultez [http://en.wikipedia.org/wiki/VHSIC_Hardware_Description_Language]. Cette page contient aussi de nombreux examples qui montrent comment décrire des circuits électroniques simple en VHDL.&lt;br /&gt;
&lt;br /&gt;
==Environment de développement Firmware pour Armadeus==&lt;br /&gt;
===Outil de développement===&lt;br /&gt;
Pour développer pour le FPGA, vous avez du Xilinx ISE WebPack. Il peut être téléchargé depuis la page d'accueil de Xilinx [http://www.xilinx.com/ise/logic_design_prod/webpack.htm]. Le WebPack contient tout ce dont vous avez besoin pour implémenter un design pour le FPGA sur l'APF9328: Editeur, Synthétiseur, Mappeur, Outil de Placement et Routage, Générateur de Bitstream, et les outils pour charger la configuration dans un FPGA.&lt;br /&gt;
&lt;br /&gt;
Pour la simulation, Xilinx offre une version gratuite de ModelSim: ModelSim Xilinx Edition (MXE). Elle peut être téléchargée gratuitement sur la page d'accueil Xilinx [http://www.xilinx.com/ise/optional_prod/mxe.htm], mais un enregistrement est requis pour obtenir une license.&lt;br /&gt;
&lt;br /&gt;
===Implémentation du Design===&lt;br /&gt;
Implement your design with the ''ISE WebPack'' software. If you are new to VHDL, the information on [http://en.wikipedia.org/wiki/VHSIC_Hardware_Description_Language] can give you a first idea. Tutorials for the ISE software can be downloaded from the Xilinx homepage [http://www.xilinx.com/support/techsup/tutorials].&lt;br /&gt;
&lt;br /&gt;
===Génération du Bitstream===&lt;br /&gt;
Lorque votre design est prêt et passe la simulation, vous pouvez créer un ''fichier bitstream'' qui pourra être chargé dans le FPGA. Il contient toutes les données permettant de configurer le FPGA.&lt;br /&gt;
&lt;br /&gt;
Dans le gestionnaire de projet ISE, assurez vous qu'un ''Binary Configuration File'' est aussi créé. You can set this option in the properties dialog of the ''Generate Programming file'' process. Activez l'option ''Create Binary Configuration File''.&lt;br /&gt;
&lt;br /&gt;
Le fichier avec l'extension ''.bin'' est le fichier dont vous aurez besoin pour configurer le FPGA sur le module Armadeus.&lt;br /&gt;
&lt;br /&gt;
===Configurer le FPGA depuis U-Boot===&lt;br /&gt;
Consultez la page [[InstallTargetSoftware#FPGA_firmware_installation|InstallTargetSoftware]].&lt;br /&gt;
&lt;br /&gt;
===Configurer le FPGA depuis Linux===&lt;br /&gt;
Ce n'est pas encore possible.&lt;/div&gt;</summary>
		<author><name>JulienB</name></author>	</entry>

	</feed>